期刊文献+
共找到1,203篇文章
< 1 2 61 >
每页显示 20 50 100
基于FPGA的卷积神经网络加速系统 预览
1
作者 李小燕 张欣 +3 位作者 闫小兵 任德亮 李彦青 傅长娟 《河北大学学报:自然科学版》 CAS 北大核心 2019年第1期99-105,共7页
以在现场可编程门阵列(FPGA)上部署卷积神经网络为背景,提出了卷积神经网络在硬件上进行并行加速的方案.主要是通过分析卷积神经网络的结构特点,对数据的存储、读取、搬移以流水式的方式进行,对卷积神经网络中的每一层内的卷积运算单元... 以在现场可编程门阵列(FPGA)上部署卷积神经网络为背景,提出了卷积神经网络在硬件上进行并行加速的方案.主要是通过分析卷积神经网络的结构特点,对数据的存储、读取、搬移以流水式的方式进行,对卷积神经网络中的每一层内的卷积运算单元进行展开,加速乘加操作.基于FPGA特有的并行化结构和流水线的处理方式可以很好地提升运算效率,从对ciafr-10数据集的物体分类结果看,在不损失正确率的前提下,当时钟工作在800MHz时,相较于中端的Intel处理器,可实现4倍左右的加速.卷积神经网络通过循环展开并行处理以及多级流水线的处理方式,可以加速卷积神经网络的前向传播,适合于实际工程任务中的需要. 展开更多
关键词 现场可编程门阵列(FPGA) 卷积神经网络 并行化 流水线 分类 加速
在线阅读 下载PDF
卷积神经网络(CNN)算法的FPGA并行结构设计
2
作者 王巍 周凯利 +3 位作者 王伊昌 王广 杨正琳 袁军 《微电子学与计算机》 北大核心 2019年第4期57-62,66共7页
本文进行了CNN算法的FPGA并行结构设计.该设计首先利用CNN的并行计算特征以及循环变换方法,实现了可高效进行并行流水线的卷积计算电路,然后利用能够减少存储器访存时间的双缓存技术,在输入输出部分实现了缓存阵列,用于提高电路的计算性... 本文进行了CNN算法的FPGA并行结构设计.该设计首先利用CNN的并行计算特征以及循环变换方法,实现了可高效进行并行流水线的卷积计算电路,然后利用能够减少存储器访存时间的双缓存技术,在输入输出部分实现了缓存阵列,用于提高电路的计算性能(GOPS,每秒十亿次运算数).同时本文还对激活函数进行了优化设计,利用查找表和多项式结合的分段拟合方法设计了激活函数(sigmoid)的硬件电路,以保证近似的激活函数的硬件电路不会使精度下降.实验结果表明:输入时钟为150 MHz时,整体电路在计算性能上由15.87 GOPS提高到了20.62 GOPS,并在MNIST数据集上的识别率达到了98.81%. 展开更多
关键词 卷积神经网络 现场可编程门阵列(FPGA) 并行结构 流水线
基于FPGA动态重构的多功能测试技术研究及应用验证 预览
3
作者 邹孝付 李星仪 《现代制造工程》 CSCD 北大核心 2019年第3期102-107,共6页
针对目前测试装备与被测对象之间呈现出的"多对多"测试格局,结合FPGA动态重构研究一种多功能测试技术。首先从测试前端、典型信号等效器、测试后端三个方面给出了总体研究方案;然后在阐述了FPGA重构原理的前提下,重点研究了... 针对目前测试装备与被测对象之间呈现出的"多对多"测试格局,结合FPGA动态重构研究一种多功能测试技术。首先从测试前端、典型信号等效器、测试后端三个方面给出了总体研究方案;然后在阐述了FPGA重构原理的前提下,重点研究了作为测试前端关键技术的FPGA远程动态重构实现方式;以航天装备地面测试为背景,设计了集成多种总线接口的典型信号等效器;从测试算法IP库、上位机等方面设计了测试后端;最后基于上述关键技术研制了多功能测试硬件平台,并开展了应用验证,为促进测试装备与被测对象之间向着"一对多"方向发展提供了一定的理论和方法参考。 展开更多
关键词 多功能测试 FPGA 动态重构
在线阅读 免费下载
一种混合粒度奇偶校验故障注入检测方法
4
作者 王沛晶 刘强 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第4期821-826,共6页
为了实现高效的抗故障注入攻击,提出了一种混合粒度奇偶校验故障注入检测方法。传统奇偶校验检测方法为每n比特设置一个奇偶位,表示该n比特的奇偶性。随着n的减小,奇偶位个数增加,资源消耗增加,检测率提高。为了实现故障检测率和资源消... 为了实现高效的抗故障注入攻击,提出了一种混合粒度奇偶校验故障注入检测方法。传统奇偶校验检测方法为每n比特设置一个奇偶位,表示该n比特的奇偶性。随着n的减小,奇偶位个数增加,资源消耗增加,检测率提高。为了实现故障检测率和资源消耗的折中,对电路故障注入敏感部分或关键部分处理的数据采用细粒度奇偶校验(即n值较小),对其他部分采用粗粒度奇偶校验。以RC5加密算法为例,阐述了混合粒度奇偶校验故障检测方法的原理和应用,并对不同粒度奇偶校验方法的故障检测率及资源使用进行了理论分析。实验结果表明,与整个RC5电路都采用字(n=32 bit)奇偶校验相比,混合粒度奇偶校验故障注入检测方法可以提高故障检测率29. 44%,仅增加资源消耗2. 48%。 展开更多
关键词 奇偶校验 混合粒度故障检测 故障检测率 故障注入攻击 现场可编程门阵列(FPGA)
可变码长串行级联码的激光通信系统设计 预览
5
作者 马春波 唐承鹏 +1 位作者 敖珺 谈新园 《光通信技术》 北大核心 2019年第5期40-43,共4页
针对自由空间光通信易受大气环境的干扰和影响以及不同业务对编码长度的不同需求,提出了一种可变码长串行级联码的光通信方案,设计了一套基于现场可编程门阵列(FPGA)为编译码处理核心的大气激光通信系统,并对系统进行了外场测试,验证了... 针对自由空间光通信易受大气环境的干扰和影响以及不同业务对编码长度的不同需求,提出了一种可变码长串行级联码的光通信方案,设计了一套基于现场可编程门阵列(FPGA)为编译码处理核心的大气激光通信系统,并对系统进行了外场测试,验证了其可行性。 展开更多
关键词 可变码长 串行级联码 FPGA 大气激光通信
在线阅读 下载PDF
基于FPGA和DDS的声光调制器驱动电路的实现 预览
6
作者 游峰 陈滔 +3 位作者 孔伟 刘豪 舒嵘 胡以华 《压电与声光》 CAS 北大核心 2019年第1期30-33,共4页
提出了一种以现场可编程门阵列(FPGA)和直接数字频率合成器(DDS)芯片AD9910为核心器件,经过LT5514,HMC680LP4和HELA-10D组成的三级功率放大的声光调制器驱动电路。该文测量了此驱动电路的单频输出,频率切换输出和扫频输出性能,并使用157... 提出了一种以现场可编程门阵列(FPGA)和直接数字频率合成器(DDS)芯片AD9910为核心器件,经过LT5514,HMC680LP4和HELA-10D组成的三级功率放大的声光调制器驱动电路。该文测量了此驱动电路的单频输出,频率切换输出和扫频输出性能,并使用1572nm波长的分布反馈激光器(DFB)激光二极管作为光源,测试了该驱动电路驱动2款不同工作频率的光纤声光调制器的能力。实验结果表明,驱动电路的输出频率在30~300MHz可调谐,输出功率在20~30dBm可调谐,该驱动电路具有较高的灵活性,可用于驱动不同类型的声光调制器。 展开更多
关键词 声光调制器 现场可编程门阵列(FPGA) 直接数字频率合成器(DDS) 功率放大器 VERILOGHDL
在线阅读 免费下载
DSP处理器单粒子翻转率测试系统的研制
7
作者 雷志军 蒋炯炜 +2 位作者 郭刚 薛海卫 雷志广 《半导体技术》 CAS 北大核心 2019年第1期73-79,共7页
航天器及其内部元器件在太空中会受到单粒子效应(SEE)带来的威胁,因此航天用电子器件在装备前必须进行抗SEE能力的测试评估。针对传统测试方法存在的测试系统程序容易在辐照过程崩溃、统计翻转数不准确、单粒子闩锁(SEL)辨别不清晰和忽... 航天器及其内部元器件在太空中会受到单粒子效应(SEE)带来的威胁,因此航天用电子器件在装备前必须进行抗SEE能力的测试评估。针对传统测试方法存在的测试系统程序容易在辐照过程崩溃、统计翻转数不准确、单粒子闩锁(SEL)辨别不清晰和忽略内核翻转统计等问题,设计了一种测试系统,通过片外加载与运行程序从而减少因辐照导致片内程序异常的现象;通过片外主控电路统计被测电路翻转数使统计翻转结果准确;通过主控电路控制被测电路时钟供给排除因频率增加导致电流过大而误判发生SEL的情况;通过内核指令集统计内核翻转数。实验结果表明,该测试系统可以实时全面地监测数字信号处理器(DSP)的SEE,并有效防止辐照实验器件(DUT)因SEL而失效。 展开更多
关键词 DSP处理器 单粒子效应(SEE) 测试系统 抗辐照 单粒子翻转率 现场可编程门阵列(FPGA)
基于FPGA的低复杂度快速SIFT特征提取
8
作者 姜晓明 刘强 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第4期804-810,共7页
尺度不变特征变换(SIFT)算法具有优良的鲁棒性,在计算机视觉领域得到广泛应用。针对SIFT算法高计算复杂度而导致其在CPU上运行实时性低的问题,基于现场可编程门阵列(FPGA)设计了一种低复杂度的快速SIFT硬件架构,主要对算法的特征描述符... 尺度不变特征变换(SIFT)算法具有优良的鲁棒性,在计算机视觉领域得到广泛应用。针对SIFT算法高计算复杂度而导致其在CPU上运行实时性低的问题,基于现场可编程门阵列(FPGA)设计了一种低复杂度的快速SIFT硬件架构,主要对算法的特征描述符提取部分进行优化。通过降低梯度信息(包括梯度幅值和梯度方向)的位宽、优化高斯权重系数的产生、简化三线性插值系数的计算和简化梯度幅值直方图索引的求解等方法,避免了指数、三角函数和乘法等复杂计算,降低了硬件设计复杂度和硬件资源消耗。实验结果显示,提出的低复杂度快速SIFT硬件架构,与软件相比,可以获得约200倍的加速;与相关研究相比,速度提高了3倍,特征描述符稳定性提高了18%以上。 展开更多
关键词 现场可编程门阵列(FPGA) 尺度不变特征变换(SIFT) 硬件设计 梯度信息 特征描述符提取
基于Laguerre模型的数字电源预测控制器设计 预览
9
作者 吴嘉珉 程健 潘泽跃 《测控技术》 2019年第3期121-125,共5页
超导托卡马克装置中性束注入(EAST-NBI)系统是一种低压大电流开关电源(特种电源)。该系统非线性较强,增益较大,传统的比例积分微分(PID)控制系统稳定性和动态响应较差。应特种电源的控制要求,引入了一种新型的结合比例积分(PI)控制与基... 超导托卡马克装置中性束注入(EAST-NBI)系统是一种低压大电流开关电源(特种电源)。该系统非线性较强,增益较大,传统的比例积分微分(PID)控制系统稳定性和动态响应较差。应特种电源的控制要求,引入了一种新型的结合比例积分(PI)控制与基于Laguerre函数模型的预测控制算法。详细介绍了该算法的控制律、Matlab仿真以及可编程门阵列(FPGA)编程实现。经过Matlab仿真以及开关电源平台实验表明,该控制算法比传统PI控制具有更快的动态响应和更稳定的输出。 展开更多
关键词 数字电源 现场可编程门阵列(FPGA) Laguerre函数模型 预测PI控制
在线阅读 下载PDF
基于FPGA的水质监测平台通信协议设计 预览
10
作者 徐华龙 衷卫声 《传感器与微系统》 CSCD 2019年第5期84-86,89共4页
设计水质监测领域平台,引入现场可编程门阵列(FPGA)嵌入式智能设备及移动客户端,硬件各单元数据传输采用Modbus与传输控制协议/因特网互联协议(TCP/IP)两种协议相结合的方式,使用Quartus II软件对Modbus协议进行设计实现,利用Socket编... 设计水质监测领域平台,引入现场可编程门阵列(FPGA)嵌入式智能设备及移动客户端,硬件各单元数据传输采用Modbus与传输控制协议/因特网互联协议(TCP/IP)两种协议相结合的方式,使用Quartus II软件对Modbus协议进行设计实现,利用Socket编程实现平台与服务器的连接,完成数据的云端存储。在移动端建立本地数据库,完成数据的多级存储,使用仿真软件Modelsim对Modbus进行功能仿真,调试后证明数据在平台中传输情况良好,移动端显示的数据变化曲线无误,对工业数据通信、互联网与水质监测领域的结合有一定的借鉴意义。 展开更多
关键词 现场可编程门阵列(FPGA) 通信协议 水质监测 移动端
在线阅读 下载PDF
基于FPGA的DDFS信号发生器设计 预览
11
作者 杨敏 王利 +2 位作者 张金时 裴水源 罗浩 《自动化仪表》 CAS 2019年第2期95-97,102共4页
基于直接数字频率合成(DDFS)的基本原理,设计了基于现场可编程门阵列(FPGA)的DDFS信号发生器。给出了硬件描述语言VerilogHDL编程实现方法。信号发生器所需要的波形数据由Matlab生成,再通过Quartus将波形数据转换成.mif文件;通过调用RO... 基于直接数字频率合成(DDFS)的基本原理,设计了基于现场可编程门阵列(FPGA)的DDFS信号发生器。给出了硬件描述语言VerilogHDL编程实现方法。信号发生器所需要的波形数据由Matlab生成,再通过Quartus将波形数据转换成.mif文件;通过调用ROMIP核的方式,将.mif文件中的波形数据导入FPGA的RAM中。采用JTAG将整个启动程序配置到EPCSflash中。上电时,FPGA从EPCS获取配置程序,使得该信号发生器可以脱离计算机独立工作。通过增加按键进行波形类型的选择,并同时调节波形频率与相位。通过增加LCD来进行显示按键数据,以便与示波器观察到的数据进行对比。该信号发生器幅值范围为0~5V,频率范围为1~100kHz,波形可为正弦波、三角波、方波。仿真与实际测试结果表明,该信号发生器设计合理、准确性高、结构简单、使用方便。 展开更多
关键词 直接数字频率合成 现场可编程门阵列 信号发生器 VERILOGHDL LCD DAC Matlab Flash
在线阅读 下载PDF
基于FPGA的扩频OFDM信号半物理仿真技术研究 预览
12
作者 乔永明 邹德财 卢晓春 《时间频率学报》 CSCD 2019年第1期68-76,共9页
GNSS(Global Navigation Satellite System)信号体制技术已经取得了较大发展,但仍存在一些固有的技术问题并制约着GNSS信号测距精度的提升,为此,各主要GNSS服务供应商均开展了下一代新型GNSS导航信号体制技术的相关研究。基于GNSS扩频... GNSS(Global Navigation Satellite System)信号体制技术已经取得了较大发展,但仍存在一些固有的技术问题并制约着GNSS信号测距精度的提升,为此,各主要GNSS服务供应商均开展了下一代新型GNSS导航信号体制技术的相关研究。基于GNSS扩频调制的思想,将扩频调制技术与OFDM(orthogonal frequency division multiplexing)调制技术相结合,设计和半物理仿真了一种新型扩频OFDM调制的导航信号。研究了扩频OFDM信号生成机理;利用FPGA(field-programmable gate array)技术对扩频OFDM信号进行了模块化设计;基于Xilinx公司Virtex-7芯片对所设计的扩频OFDM信号进行了半物理仿真实现。仿真结果表明,设计的扩频OFDM信号具备一定的工程可实现性,为后续扩频OFDM信号的工程化实现积累了经验并奠定了技术基础,可应用于扩频OFDM基带信号开发和研制。 展开更多
关键词 正交频分复用 扩频 现场可编程门阵列 半物理仿真
在线阅读 免费下载
基于FPGA的矢量信号分析系统设计与测试 预览
13
作者 叔晟竹 吴校生 王振瑜 《传感器与微系统》 CSCD 2019年第1期75-78,共4页
现场可编程门阵列(FPGA)微谐振器等微机电系统(MEMS)器件中,大多处理电路需要同时获取被测信号的幅值和相位信息的要求,提出了一种基于FPGA的矢量信号分析系统完整的设计方案,开发了一种廉价的、便于系统集成的矢量信号分析系统。设计... 现场可编程门阵列(FPGA)微谐振器等微机电系统(MEMS)器件中,大多处理电路需要同时获取被测信号的幅值和相位信息的要求,提出了一种基于FPGA的矢量信号分析系统完整的设计方案,开发了一种廉价的、便于系统集成的矢量信号分析系统。设计模块化的硬件电路,利用FPGA程序来实现矢量信号的分析。经过实验测试,获得的矢量信号分析系统具有良好的线性度、高精度、低误差等诸多特性,可以方便、准确地对被测信号进行矢量分析,满足MEMS器件的应用需求。 展开更多
关键词 微机电系统 现场可编程门阵列 数字检测 矢量信号分析 高精度
在线阅读 下载PDF
基于FPGA的高速冗余I/O总线设计与实现 预览
14
作者 刘鎏 臧峰 牛洪海 《自动化仪表》 CAS 2019年第4期69-72,共4页
为了实现控制器与I/O模块之间的数据实时、可靠传输,设计并实现了一种基于现场可编程门阵列(FPGA)的控制系统高速冗余输入/输出(I/O)总线。其物理层采用多点低压差分信号标准。因此,该总线具有高实时性、高吞吐率和易扩展等特点。控制... 为了实现控制器与I/O模块之间的数据实时、可靠传输,设计并实现了一种基于现场可编程门阵列(FPGA)的控制系统高速冗余输入/输出(I/O)总线。其物理层采用多点低压差分信号标准。因此,该总线具有高实时性、高吞吐率和易扩展等特点。控制器通过A/B总线交替实现与I/O模块的通信,实时监测链路状态并采集I/O模块数据。利用非实时时隙,可以实现I/O模块对时、内存监视等非实时报文的控制。控制器ARM芯片运行QNX实时操作系统,通过直接内存存取(DMA)把需要与I/O通信的报文传输给FPGA。FPGA接收到报文后进行解析,并在报文末尾自动填入循环冗余校验(CRC)码和帧尾标志。FPGA接收到I/O模块反馈的数据后进行循环冗余校验:校验通过则填入对应模块接收缓冲区;校验错误则在相应I/O模块的寄存器填入循环冗余校验错误标志,以减轻ARM芯片的负载。该基于FPGA的高速冗余I/O通信总线,在实际应用中取得了很好的使用效果。 展开更多
关键词 现场可编程门阵列 冗余 I/O总线 实时性 报文 QNX 直接内存存取
在线阅读 下载PDF
基于多FPGA的有源配电网实时仿真器并行架构设计
15
作者 李鹏 王智颖 +2 位作者 王成山 富晓鹏 宋毅 《电力系统自动化》 EI CSCD 北大核心 2019年第8期174-187,共14页
有源配电网实时仿真是研究系统动态特性、模拟实际运行环境、测试保护控制策略的有效手段。文中利用现场可编程门阵列(FPGA)的固有高并行度、深度流水线、分布式存储资源,设计并开发了基于多FPGA的具有多层级并行架构的有源配电网实时... 有源配电网实时仿真是研究系统动态特性、模拟实际运行环境、测试保护控制策略的有效手段。文中利用现场可编程门阵列(FPGA)的固有高并行度、深度流水线、分布式存储资源,设计并开发了基于多FPGA的具有多层级并行架构的有源配电网实时仿真器。面向实时仿真器的可扩展性需求,首先采用物理解耦的方法对有源配电网的数学模型进行粗粒度分割,进而将得到的子系统进行细粒度模型分割。在此基础上将分割后的模型映射到对应的FPGA中,通过协调分配硬件资源,形成系统级—单元级—模块级—元件级多层级并行的实时仿真架构。针对含多个光伏发电单元、储能单元的配电网实现了实时仿真,通过与PSCAD/EMTDC结果的比较,验证了提出的多层级并行架构的有效性。 展开更多
关键词 有源配电网 实时仿真 现场可编程门阵列 多层级并行架构
基于FPGA的微传感器信号采集系统 预览
16
作者 牛文举 黄荣玉 韩建强 《传感器与微系统》 CSCD 2019年第5期104-106,共3页
为实现对微传感器输出的模拟信号进行实时采集和显示,提出了一种基于现场可编程门阵列(FPGA)的微传感器信号采集系统。系统由FPGA,24位高精度模/数转换芯片ADS1256和上位机构成。系统采用FPGA作为核心控制器,利用Verilog语言,对FPGA的普... 为实现对微传感器输出的模拟信号进行实时采集和显示,提出了一种基于现场可编程门阵列(FPGA)的微传感器信号采集系统。系统由FPGA,24位高精度模/数转换芯片ADS1256和上位机构成。系统采用FPGA作为核心控制器,利用Verilog语言,对FPGA的普通I/O口进行编程,模拟串行外设接口(SPI)总线规范的信号时序,完成ADS1256的读写操作控制。通过RS—232串口通信将采集到的数据送入由Visual C++开发平台编写的上位机中,最终实现微传感器输出模拟信号的实时采集、显示和数据保存等功能。通过采集标准直流电压信号进行测试,测得采样误差小于0. 03%。 展开更多
关键词 现场可编程门阵列 24位模/数转换 电压采集 微传感器
在线阅读 下载PDF
多板卡图像仿真系统UART指令控制设计 预览
17
作者 喻鹏 《计算机与数字工程》 2019年第6期1528-1532,1544共6页
图像仿真系统中多板卡间相互关联耦合,使得其控制与监控工作变得复杂。论文提出的指令控制设计可通过单条UART通路可对系统中多板卡做指令配置与状态监控,全部架构由FPGA模块化实现,不占用系统计算资源。基于工程验证工作,论文对该方法... 图像仿真系统中多板卡间相互关联耦合,使得其控制与监控工作变得复杂。论文提出的指令控制设计可通过单条UART通路可对系统中多板卡做指令配置与状态监控,全部架构由FPGA模块化实现,不占用系统计算资源。基于工程验证工作,论文对该方法时序与资源上的消耗做了测量与分析,并总结了该方法具有时序满足要求,硬件资源占用少的特点。 展开更多
关键词 通用异步串行接口 可编程逻辑器件 仿真系统
在线阅读 下载PDF
基于FPGA的在线电磁钢轨探伤系统 预览
18
作者 霍继伟 刘泽 +2 位作者 苗宇 李勇 雷逸凡 《传感器与微系统》 CSCD 2019年第6期89-91,95共4页
针对钢轨探伤的快速性要求,介绍了一种基于现场可编程门阵列(FPGA)的在线电磁钢轨探伤算法与系统实现方法。搭建了实验系统,实现了电磁感应信号预处理、采集、损伤特征提取和网络数据传输的功能,其中,激励信号合成、信号解调算法、ADC和... 针对钢轨探伤的快速性要求,介绍了一种基于现场可编程门阵列(FPGA)的在线电磁钢轨探伤算法与系统实现方法。搭建了实验系统,实现了电磁感应信号预处理、采集、损伤特征提取和网络数据传输的功能,其中,激励信号合成、信号解调算法、ADC和DAC的时序控制、损伤特征提取由FPGA实现。通过FPGA的流水线、多通道并行设计,使接口芯片时序控制和损伤特征提取算法实现了同步,相对于单处理器处理系统提高了运算效率与系统的实时性。通过损伤探测实验,验证了损伤提取算法的正确性。对系统性能分析表明,系统在高速场景下有良好的应用前景。 展开更多
关键词 在线探伤 现场可编程门阵列 钢轨探伤 特征提取 探伤系统 电磁无损检测
在线阅读 下载PDF
应用于UTC(NTSC)远程复现终端中的时间间隔计数器的设计与验证 预览
19
作者 刘琼瑶 刘音华 +1 位作者 刘正阳 李孝辉 《时间频率学报》 CSCD 2019年第1期26-32,共7页
在UTC(NTSC)远程复现终端中,时间间隔计数器的分辨率和测量精度直接影响着最后的复现精度,为更准确地将我国标准时间UTC(NTSC)传递给用户,不仅要寻求性能更高的授时手段,时间间隔计数器的设计也尤为重要。介绍了一种基于无间隙卫星共视... 在UTC(NTSC)远程复现终端中,时间间隔计数器的分辨率和测量精度直接影响着最后的复现精度,为更准确地将我国标准时间UTC(NTSC)传递给用户,不仅要寻求性能更高的授时手段,时间间隔计数器的设计也尤为重要。介绍了一种基于无间隙卫星共视的UTC(NTSC)远程复现系统及其核心部分--时间间隔计数器的设计与验证。时间间隔计数器基于FPGA(field-programmable gate array)加法进位链设计,实验验证其测量误差小于100ps,对UTC(NTSC)远程复现终端的复现误差贡献小于1%,满足UTC(NTSC)远程复现终端对时间间隔计数器的应用需求。 展开更多
关键词 时间复现 卫星共视 时间间隔计数器 现场可编程门阵列 进位链
在线阅读 免费下载
基于改进的Quinn测频算法及其FPGA实现 预览
20
作者 周胜文 詹磊 +3 位作者 廖春兰 马凡 刘平原 董晖 《太赫兹科学与电子信息学报》 北大核心 2019年第2期243-247,共5页
在分析Quinn算法性能的基础上,提出一种改进的Quinn测频算法,并对该算法的原理和FPGA实现步骤进行详细说明。仿真结果表明:在低信噪比条件下新算法的估计性能不随被估计信号的频率分布而产生波动,在整个频段内估计均方根误差(RMSE)接近... 在分析Quinn算法性能的基础上,提出一种改进的Quinn测频算法,并对该算法的原理和FPGA实现步骤进行详细说明。仿真结果表明:在低信噪比条件下新算法的估计性能不随被估计信号的频率分布而产生波动,在整个频段内估计均方根误差(RMSE)接近克拉美-罗下界(CRLB)。为了减少测频时间,新算法在FPGA平台实现时采用初始频偏的多项式函数构造频率估计值。实测结果表明新方法测频精确度高,测频时间短,可以用于快速测频场合。 展开更多
关键词 频率估计 Quinn算法 克拉美-罗下界 现场可编程门阵列
在线阅读 下载PDF
上一页 1 2 61 下一页 到第
使用帮助 返回顶部 意见反馈