期刊文献+
共找到1,106篇文章
< 1 2 56 >
每页显示 20 50 100
计算机专业数字逻辑实验的设计与实践 预览
1
作者 唐志强 《软件导刊.教育技术》 2019年第5期35-38,共4页
为改善传统的计算机硬件课程中数字逻辑、计算机组成、计算机体系结构课程内容相互独立、知识点缺乏连贯性的缺点,复旦大学计算机学院从2012年起,对计算机专业的硬件类课程进行了系统的建设,按ACMCS2013规范的要求,对数字逻辑电路进行... 为改善传统的计算机硬件课程中数字逻辑、计算机组成、计算机体系结构课程内容相互独立、知识点缺乏连贯性的缺点,复旦大学计算机学院从2012年起,对计算机专业的硬件类课程进行了系统的建设,按ACMCS2013规范的要求,对数字逻辑电路进行重点改革,重新设计课程大纲,采用Verilog硬件描述语言来描述数字电路,重新设计基于XilinxFPGA的计算机硬件系统一体化实验仪。经过这几年的实践,取得了良好的教学效果,有利于学生掌握完整的计算机体系,为计算机专业的其他课程学习打下良好的基础。 展开更多
关键词 数字逻辑 计算机硬件 计算机组成 计算机体系结构 硬件描述语言 CS2013
在线阅读 下载PDF
基于FPGA的GPS定位授时系统研究 预览
2
作者 郭亮 李成伟 林宇驰 《电子世界》 2019年第6期57-58,共2页
随着科学技术的飞速发展,越来越多的设备对时间的精确度和同步性的要求越来越高。由于原子钟的成本太高,各种基于嵌入式处理器的授时设备便应运而生。本文设计了一种基于FPGA的GPS定位授时信息显示系统,采用VerilogHDL硬件描述语言编写... 随着科学技术的飞速发展,越来越多的设备对时间的精确度和同步性的要求越来越高。由于原子钟的成本太高,各种基于嵌入式处理器的授时设备便应运而生。本文设计了一种基于FPGA的GPS定位授时信息显示系统,采用VerilogHDL硬件描述语言编写了GPS授时定位信息采集、处理与显示程序,阐述了每个不同的功能模块的设计思想和实现方法。在实际的运行过程中,该系统能实现GPS授时信息以及定位经纬度的正确显示,完成了UTC时间向北京时间转换显示,具有较好的实用性。 展开更多
关键词 GPS定位 授时系统 FPGA VERILOGHDL 信息显示系统 GPS授时 嵌入式处理器 硬件描述语言
在线阅读 下载PDF
新工科背景下“数字电路与Verilog设计”教学改革 预览
3
作者 蔡苗 蔡红娟 周斌 《科教导刊》 2019年第20期126-127,共2页
基于技术发展、课程建设、能力培养的需要,以夯实理论基础、强化学生的现代电子技术应用能力为目标,将传统数电课程与EDA课程进行整合,从课程整合原则、课程设置目的、Verilog教学内容设计、教学安排、教学方法等方面深入阐述了'数... 基于技术发展、课程建设、能力培养的需要,以夯实理论基础、强化学生的现代电子技术应用能力为目标,将传统数电课程与EDA课程进行整合,从课程整合原则、课程设置目的、Verilog教学内容设计、教学安排、教学方法等方面深入阐述了'数字电路与Verilog设计'课程改革方案。经两轮试点验证,获得了良好的教学效果,具备一定的科学性和较强的推广性。 展开更多
关键词 数字电路 硬件描述语言 建模 教学改革
在线阅读 下载PDF
自动售卖机的设计与仿真验证 预览
4
作者 赵富强 方小倩 《电子世界》 2019年第8期120-121,共2页
自助设备是行业“无人化”的重要体现。不同的自助设备被赋予了不同的专用功能,它就好比一款专业智能机器人(刘正,自动售卖机的智能化设计:科协论坛(下半月),2013)。自动售货机在发达国家已经十分普及,因其无需专人值守并且可以每天24... 自助设备是行业“无人化”的重要体现。不同的自助设备被赋予了不同的专用功能,它就好比一款专业智能机器人(刘正,自动售卖机的智能化设计:科协论坛(下半月),2013)。自动售货机在发达国家已经十分普及,因其无需专人值守并且可以每天24小时售货,被称为“无人小超市”。在我国由于多种原因,自动售货机的发展相对较晚,但其又具有广阔的市场价值,所以自动售货机发展如火如荼。控制器的设计实现是设计的关键。目前,业界常用的对自动售卖机控制器的设计实现技术主要有:FPGA/CPLD芯片控制、基于STM32的单片机控制、硬件描述语言控制。下面在给出自动售货机设计方案的基础上,重点进行功能模块的分类以及功能验证的仿真实验。 展开更多
关键词 智能化设计 仿真验证 自动售货机 CPLD芯片 硬件描述语言 自助设备 智能机器人 单片机控制
在线阅读 下载PDF
雷达FPGA软件测试技术研究与实现 预览 被引量:1
5
作者 申春妮 《测试技术学报》 2019年第2期160-164,171共6页
在软件测试技术的基础上针对FPGA特点进行了改进,归纳出雷达FPGA软件的测试过程,重点阐述了雷达FPGA软件测试设计与实现的过程.研究并制定了符合雷达FPGA软件的编码规范、测试规范,同时在实际项目中试点验证,实现持续改进,及早及时地发... 在软件测试技术的基础上针对FPGA特点进行了改进,归纳出雷达FPGA软件的测试过程,重点阐述了雷达FPGA软件测试设计与实现的过程.研究并制定了符合雷达FPGA软件的编码规范、测试规范,同时在实际项目中试点验证,实现持续改进,及早及时地发现和关闭FPGA设计开发过程中存在的缺陷,提高了FPGA软件的编写质量和系统的可靠性. 展开更多
关键词 现场可编程门阵列 硬件描述语言 软件测试 雷达软件 测试规范
在线阅读 免费下载
案例法在Verilog HDL教学中的应用研究 预览
6
作者 童巧英 《中国现代教育装备》 2018年第3期63-64,共2页
VerilogHDL是电子设计主流硬件的描述语言之一。以case语句为例提出:在授课时,引题时即采用案例吸引学生思考,调动学生学习积极性,更有深度地理解该语言各种语句的灵活运用,使学生能快速掌握该硬件描述语言,同时锻炼了学生解决实... VerilogHDL是电子设计主流硬件的描述语言之一。以case语句为例提出:在授课时,引题时即采用案例吸引学生思考,调动学生学习积极性,更有深度地理解该语言各种语句的灵活运用,使学生能快速掌握该硬件描述语言,同时锻炼了学生解决实际问题的能力,响应了各大电子企业对硬件描述语言人才的需求。 展开更多
关键词 案例法 硬件描述语言 VERILOGHDL
在线阅读 下载PDF
“硬件描述语言”课程改革的教学研究 预览
7
作者 胡靖 《黑龙江教育:高教研究与评估》 2018年第12期13-14,共2页
针对黑龙江大学集成电路专业“硬件描述语言”课程现状,分析问题所在,拟定了相关课程的整合计划,从理论教学、实践教学、授课内容等方面提出了改革课程教学方案,做到理论教学和实践相结合,为学生进一步深入学习数字集成电路的相关课程... 针对黑龙江大学集成电路专业“硬件描述语言”课程现状,分析问题所在,拟定了相关课程的整合计划,从理论教学、实践教学、授课内容等方面提出了改革课程教学方案,做到理论教学和实践相结合,为学生进一步深入学习数字集成电路的相关课程打下坚实的基础。 展开更多
关键词 集成电路专业 硬件描述语言 教学改革
在线阅读 下载PDF
比较分析法在Verilog HDL中的应用研究 预览
8
作者 童巧英 《数字技术与应用》 2018年第1期121-123,共3页
Verilog HDL是电子设计主流硬件的描述语言之一,在该硬件描述语言中存在大量类似语句.文章提出采用比较分析法对Verilog HDL进行教学,并以Verilog HDL中的两种条件语句:case语句和if语句为例,在语句格式、应用范围、占用资源三方面对两... Verilog HDL是电子设计主流硬件的描述语言之一,在该硬件描述语言中存在大量类似语句.文章提出采用比较分析法对Verilog HDL进行教学,并以Verilog HDL中的两种条件语句:case语句和if语句为例,在语句格式、应用范围、占用资源三方面对两种语句进行对比分析.分析表明,case语句在可读性方面要优于if语句,if语句的使用范围要大于case语句,对于同样的设计,case语句占用逻辑资源要大于if语句.比较分析法可以帮助学员分清概念,提高分析水平,获得规律性认识,快速掌握Verilog HDL. 展开更多
关键词 比较分析法 硬件描述语言 VERILOG HDL
在线阅读 下载PDF
用于视频传输的10G网络接口设计 预览 被引量:1
9
作者 赵柏山 王禹衡 刘佳琪 《微处理机》 2018年第3期28-32,共5页
基于FPGA纯硬件电路的UDP/IP处理器设计,以实现高速处理为目的,对于现有的千兆以太网传输进行了提升,形成万兆以太网高速传输系统。主要对传输层、网络层、数据链路层做了深入研究。设计UDP/IP协议栈和万兆以太网数据链路层协议MAC控制... 基于FPGA纯硬件电路的UDP/IP处理器设计,以实现高速处理为目的,对于现有的千兆以太网传输进行了提升,形成万兆以太网高速传输系统。主要对传输层、网络层、数据链路层做了深入研究。设计UDP/IP协议栈和万兆以太网数据链路层协议MAC控制器,由UDP/IP协议栈负责将视频数据在传输层和网络层进行封装解封装工作,由MAC控制器完成数据链路层的协议功能,视频数据通过摄像头经过视频解码芯片所产生。依照IEEE802.3-2005和IEEE802.3ae标准,使用ALTERA公司的Cyclone IV系列EP4CE6F17C8N对MAC控制器进行改进,解决以太网帧尾有效字节不定长问题。对CRC编码和校验设计两种方法进行比较,通过Quartus II和Model Sim仿真验证时序逻辑,各个模块运用硬件描述语言Verilog编写。 展开更多
关键词 现场可编程门阵列 传输层/网络层协议 介质访问控制协议 万兆以太网 硬件描述语言
在线阅读 下载PDF
基于双指数模型的温度补偿系统设计 预览
10
作者 刘一兵 李荣宽 沈泓翔 《传感器与微系统》 CSCD 2018年第6期96-99,共4页
针对现有温度补偿技术算法复杂,不易集成到芯片的局限性,设计了一种基于双指数函数模型的温度补偿系统,采用交替迭代法计算双指数模型系数,并使用数字定点化技术和扩展收敛域的坐标旋转数字计算(CORDIC)算法计算指数函数,通过硬件描... 针对现有温度补偿技术算法复杂,不易集成到芯片的局限性,设计了一种基于双指数函数模型的温度补偿系统,采用交替迭代法计算双指数模型系数,并使用数字定点化技术和扩展收敛域的坐标旋转数字计算(CORDIC)算法计算指数函数,通过硬件描述语言对该模型进行建模。仿真和实验表明:设计的双指数函数模型能够达到高阶多项式拟合精度,将零位温漂减少1个数量级,提高了零偏稳定性;采用硬件描述语言设计的数字补偿电路模块将补偿系统集成到微机电系统(MEMS)加速度计中的设计方法具有模块设计简单,工程使用价值强的特点。 展开更多
关键词 微机电系统加速度计 温度补偿 双指数函数 坐标旋转数字计算算法 硬件描述语言
在线阅读 下载PDF
基于HDL的多接口控制设计 预览
11
作者 赵杰 《商洛学院学报》 2017年第6期21-24,共4页
为解决传统接口控制方式不灵活、后期扩展性差的问题。利用EP2C5T144C8N芯片实现VGA接口控制和AD-TLC549、DA-TLC5615转换控制,采用自顶向下的设计方法,利用VerilogHDL硬件描述语言进行硬件编程,选择QuartusII作为开发平台,实现了A/... 为解决传统接口控制方式不灵活、后期扩展性差的问题。利用EP2C5T144C8N芯片实现VGA接口控制和AD-TLC549、DA-TLC5615转换控制,采用自顶向下的设计方法,利用VerilogHDL硬件描述语言进行硬件编程,选择QuartusII作为开发平台,实现了A/D、D/A和VGA接口的同时控制,具有开发周期短、灵活性强、通用性好、易于扩展等优点。 展开更多
关键词 接口控制 硬件描述语言 自顶向下
在线阅读 下载PDF
便携式多功能体育计数器的设计 预览
12
作者 刘陶唐 《牡丹江师范学院学报:自然科学版》 2017年第1期30-31,共2页
设计一款基于PSoC3的便携式多功能体育计数器.基于PSoC(Programable System On Chip)系列产品的便携式多功能体育计数器,采用加速度传感器(KXSC7-2050)进行角度识别,PWM提供脉冲,实现对多种运动形式的识别.产品具有计数、定时、水... 设计一款基于PSoC3的便携式多功能体育计数器.基于PSoC(Programable System On Chip)系列产品的便携式多功能体育计数器,采用加速度传感器(KXSC7-2050)进行角度识别,PWM提供脉冲,实现对多种运动形式的识别.产品具有计数、定时、水平测试、计时警告、姿势检测等功能. 展开更多
关键词 水平测试 可编程片上系统 硬件描述语言
在线阅读 免费下载
一种基于FX2与FPGA联用实现USB2.0通信协议的方法 预览 被引量:3
13
作者 庄洪毅 《电子测量技术》 2017年第4期78-81,共4页
USB2.0通信协议复杂、开发难度较大,对项目中采用USB2.0传输协议带来了困难。提出了一种基于FX2与FPGA联用实现USB2.0通信方法,介绍在SLAVE FIFO模式下FX2与FPGA协同工作的原理,并依此方案使用了硬件描述语言令功能得以实现,同时FPGA与... USB2.0通信协议复杂、开发难度较大,对项目中采用USB2.0传输协议带来了困难。提出了一种基于FX2与FPGA联用实现USB2.0通信方法,介绍在SLAVE FIFO模式下FX2与FPGA协同工作的原理,并依此方案使用了硬件描述语言令功能得以实现,同时FPGA与用户的接口使用两个异步FIFO用于暂存发送和接收的数据,用户只需对两个FIFO进行读写即可使得FPGA与FX2联用的系统完成USB2.0协议通信,并且用户可以自行选择发送和接收数据时所用的时钟,在解决信号跨时钟域的同时增强模块可移植性和通用性。最后使用经过与Cypress上位机软件的通信测试,证明本方法切实可行。 展开更多
关键词 USB2.0 FX2 硬件描述语言 SLAVE FIFO 移植性 通用性
在线阅读 下载PDF
基于FPGA的自顶向下乘法器电路设计 预览
14
作者 陈楚 吕石磊 +1 位作者 孙道宗 刁寅亮 《数字技术与应用》 2017年第11期165-166,170共3页
自顶向下电路设计方法是FPGA电路设计的重要内容,和传统的电子产品设计方法有很大区别,主要是通过EDA软件对电路设计文件进行相关处理,最终实现专用集成电路的设计。本文结合移位相加型乘法器实际例子介绍了两种电路设计输入方式,纯文... 自顶向下电路设计方法是FPGA电路设计的重要内容,和传统的电子产品设计方法有很大区别,主要是通过EDA软件对电路设计文件进行相关处理,最终实现专用集成电路的设计。本文结合移位相加型乘法器实际例子介绍了两种电路设计输入方式,纯文本输入利用硬件描述语言对底层元件和顶层文件的电路功能进行描述;文本和原理图混合输入对电路的底层元件进行硬件描述语言描述,而顶层文件则采用原理图输入方式来实现。对两种输入方式的仿真波形进行分析,论证了设计方法的正确性,说明了两种输入方式的特点。 展开更多
关键词 自顶向下 硬件描述语言 文本输入 原理图输入 乘法器
在线阅读 下载PDF
一种嵌入式实时网络多媒体数据传输方法
15
作者 王再见 万婷 +1 位作者 吴丹丹 邢青青 《系统仿真学报》 CSCD 北大核心 2017年第4期808-817,共10页
为提高实时视频数据采集和传输的速率,以现场可编程门阵列(Fded Programmable Gate Array,FPGA)力核心处理器,以Verilog HDL描述电路功能实现对面步动态随机访问存储器(Synchronous Dynamic Random Access Memory, SDRAM)的高速... 为提高实时视频数据采集和传输的速率,以现场可编程门阵列(Fded Programmable Gate Array,FPGA)力核心处理器,以Verilog HDL描述电路功能实现对面步动态随机访问存储器(Synchronous Dynamic Random Access Memory, SDRAM)的高速访问,基于典型网络实时传输网络多媒体业务数据。新的视频数据高速实时传输方法充分利用FPGA并行处理的特点,提高视频数据采集和传输速率。实验结果证明了本文方法的有效性。 展开更多
关键词 高速实时传输 现场可编程门阵列 同步动态随机访问存储器 硬件描述语言
主线实验教学法研究及其在VHDL程序设计课程中的应用 预览
16
作者 黄方剑 《实验室研究与探索》 北大核心 2017年第9期136-139,共4页
现有的不少实验课程中,练习实验普遍存在着零散、不系统的缺憾。为了让同学们在有限的课程实验中更好地得到系统地训练,主线实验教学法将一系列高度系统化的实验练习衔接起来,途径各个阶段性小实验,最后完成终极实验。整个实验流程具有... 现有的不少实验课程中,练习实验普遍存在着零散、不系统的缺憾。为了让同学们在有限的课程实验中更好地得到系统地训练,主线实验教学法将一系列高度系统化的实验练习衔接起来,途径各个阶段性小实验,最后完成终极实验。整个实验流程具有很强的目的性和循序渐进性,各个子项之间环环相扣,承前启后。通过在本科课程VHDL程序设计中近两年来的教学测试,与原来的传统教学方法成效相比,采用主线实验的教学方法能够大大地提高同学们学习的主动性,层层递进的阶段实验使大家一直保持着学习的动力与激情,解决问题式的实验要求又能够培养创新意识。同时,终极实验的完成也带来很强的学习成就感。 展开更多
关键词 超高速集成电路 硬件描述语言 主线实验教学 系统化
在线阅读 下载PDF
基于CPLD精确控制PWM死区时间的实现 预览
17
作者 孟雍祥 吴清收 《无线互联科技》 2017年第6期129-131,共3页
针对采用分立元件逻辑电路生成的PWM死区时间的不精确和修改时不便利的缺点,文章介绍了一种基于可编程逻辑器件精确控制死区时间的设计实现方案。输入信号可由外部提供也可以由有源晶振分频获得,采用VHDL硬件描述语言可在线编程,输出两... 针对采用分立元件逻辑电路生成的PWM死区时间的不精确和修改时不便利的缺点,文章介绍了一种基于可编程逻辑器件精确控制死区时间的设计实现方案。输入信号可由外部提供也可以由有源晶振分频获得,采用VHDL硬件描述语言可在线编程,输出两路互补带死区的PWM信号。该方案具有硬件电路结构简单,延时控制准确,抗干扰能力强的优势,很好地满足了实际工作的应用需求。 展开更多
关键词 可编程逻辑器件 硬件描述语言 分频 PWM死区时间
在线阅读 下载PDF
可编程逻辑器件与模数转换器接口电路设计 预览
18
作者 吴继侠 郝庆妮 张姣 《咸阳师范学院学报》 2017年第2期53-56,共4页
以Verilog HDL硬件描述语言为基础,设计了现场可编程逻辑器件FPGA与AD转换器LTC2312-12的接口控制电路。阐述了LTC2312-12的特点及工作时序,给出了FPGA与LTC2312-12的硬件连接电路,采用有限状态机的方法,描述了FPGA对AD转换器的采样控... 以Verilog HDL硬件描述语言为基础,设计了现场可编程逻辑器件FPGA与AD转换器LTC2312-12的接口控制电路。阐述了LTC2312-12的特点及工作时序,给出了FPGA与LTC2312-12的硬件连接电路,采用有限状态机的方法,描述了FPGA对AD转换器的采样控制时序,并给出部分Verilog HDL代码。通过最终的仿真测试,验证了该控制电路稳定可靠。 展开更多
关键词 硬件描述语言 可编程逻辑器件 AD转换器 有限状态机
在线阅读 免费下载
基于FPGA的AT24C08驱动设计 预览 被引量:1
19
作者 郭震 冯梦丹 《微处理机》 2017年第2期86-90,共5页
VHDL语言作为一种数字电路设计语言,在集成电路前端设计和用FPGA器件实现数字电子系统设计的过程设计中发挥着十分重要的作用。通过实现对AT24C08的读写,掌握VHDL这一硬件描述语言以及FPGA程序的设计思路,熟练掌握状态机的应用。首先简... VHDL语言作为一种数字电路设计语言,在集成电路前端设计和用FPGA器件实现数字电子系统设计的过程设计中发挥着十分重要的作用。通过实现对AT24C08的读写,掌握VHDL这一硬件描述语言以及FPGA程序的设计思路,熟练掌握状态机的应用。首先简单介绍了IIC硬件电路设计,IIC通讯接口的标准协议以及ATMEL公司串行EEPROM AT24C08的工作原理,重点阐述了IIC总线驱动AT24C08的程序设计思路。整个程序设计采用VHDL语言,在QUARTUS Ⅱ开发环境下进行各个模块的程序编写,并且通过原理图输入方式完成顶层模块的原理图设计,然后通过Mod原elsim仿真软件进行整个程序仿真,最终通过示波器观测实验波形,来验证程序的正确性。实验结果与仿真结果一致,实现了AT24C08数据的写入和读取。 展开更多
关键词 FPGA集成芯片 驱动 串行 硬件描述语言 状态机 IIC总线 AT24C08存储器
在线阅读 下载PDF
基于国产FPGA的增量式光电编码器测速电路研究 预览 被引量:4
20
作者 马玲芝 李鸿 《计算机测量与控制》 2016年第1期233-236,共4页
利用增量式光电编码器测量电机转速对伺服控制有着至关重要的作用;针对于目前测速系统对频率、实时性等方面的要求,并结合国产FPGA(field-programmable gate array可编程逻辑器件)芯片的优势,提出利用嵌有ARM(acorn rISC machine)... 利用增量式光电编码器测量电机转速对伺服控制有着至关重要的作用;针对于目前测速系统对频率、实时性等方面的要求,并结合国产FPGA(field-programmable gate array可编程逻辑器件)芯片的优势,提出利用嵌有ARM(acorn rISC machine)内核的国产FPGA芯片CME_M7作为硬件开发平台,并采用Verilog HDL(HDL:hardware description language硬件描述语言)语言编程的方法,设计了一种基于国产FPGA的增量式光电编码器测量电机转速的测速电路;经过实验验证,证明了所设计的测速电路精度高、测速范围宽、实时性好、抗干扰能力强。 展开更多
关键词 国产FPGA 增量式光电编码器 转速 硬件描述语言
在线阅读 下载PDF
上一页 1 2 56 下一页 到第
使用帮助 返回顶部 意见反馈
新型冠状病毒肺炎防控与诊疗专栏